ID บทความ: 000079206 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 08/10/2015

ทําไมฉันจึงไม่สามารถแมป USB0 กับ HPS IO ในแพ็คเกจ Cyclone V SoC U19 ของฉัน (จํานวนพิน 484 พิน) ได้

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากข้อจํากัดของพิน HPS IO ที่มีอยู่ในแพ็คเกจ U19 (จํานวน 484 พิน) ทําให้ไม่สามารถกําหนดเส้นทาง HPS USB0 ไปยัง HPS IO Pin Mux ได้ หากผู้ใช้พยายามเลือก USB0 เพื่อกําหนดเส้นทางไปยัง HPS IO Mux Qsys จะแจ้งข้อผิดพลาด "อุปกรณ์ต่อพ่วง USB0 มีการตั้งค่าโหมดที่ไม่ถูกต้อง" ข้อจํากัดนี้ไม่ได้รับผลกระทบจาก USB1

    ความละเอียด ในซอฟต์แวร์ Quartus II เวอร์ชั่น® 14.0 และใหม่กว่า หากการกําหนดอุปกรณ์ประกอบด้วยอุปกรณ์ Cyclone V SoC ที่มีแพ็คเกจ U19 Qsys จะแสดง USB0 เป็น "ไม่ได้ใช้" ในตัวเลือกแบบเลื่อนลง USB1 ไม่ได้รับผลกระทบและสามารถกําหนดเส้นทางไปยัง HPS Pin Mux ได้ หากผู้ใช้ต้องใช้คอนโทรลเลอร์ USB สองตัว พวกเขาจะต้องใช้แพ็คเกจที่ใหญ่กว่าในการมอบหมายอุปกรณ์

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Cyclone® V FPGA และ SoC FPGA
    Cyclone® V SE SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้