ID บทความ: 000079146 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 27/08/2013

คู่มือผู้ใช้เมก้าฟังก์ชันบัฟเฟอร์ I/O (ALTIOBUF): ปัญหาที่ทราบ

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ฉบับที่ 75663, เวอร์ชัน 3.0

ตารางที่ 2-1 ระบุว่า ใช้โหมดความแตกต่างไม่สามารถใช้งานได้สําหรับอุปกรณ์ Cyclone® III, Cyclone IV และ Cyclone V  การดําเนินการนี้ไม่ถูกต้อง ตัวเลือกนี้มีให้สําหรับทุกตระกูลที่รองรับฟังก์ชัน ALTIOBUF

ปัญหา 379237 เวอร์ชัน 10.1

ค่าเซลล์หน่วงเวลา IOE ไม่ถูกต้องสําหรับอุปกรณ์ Stratix V สําหรับข้อมูลเพิ่มเติมเกี่ยวกับจํานวนการตั้งค่าห่วงโซ่ความล่าช้า ออฟเซ็ตขั้นต่ํา และความล่าช้าที่เพิ่มขึ้นของเซลล์หน่วงเวลา IOE โปรดดู ความล่าช้าที่ตั้งโปรแกรมได้ของ IOE สําหรับอุปกรณ์ Stratix V ใน DC และคุณสมบัติการสลับสําหรับอุปกรณ์ Stratix V (PDF)

ความละเอียด

.

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

Stratix® V FPGA
Stratix® V GX FPGA
Stratix® V E FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้