ID บทความ: 000078973 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 02/09/2014

มีข้อจํากัดใดๆ ที่ควรใช้แหล่งนาฬิกาอ้างอิงสําหรับ CMU PLL บนอุปกรณ์ Arria V GT เมื่อทํางานในอัตราข้อมูล> 6.5536Gbps หรือไม่

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ใช่ ตามที่แสดงในตารางที่ 2-1 ของส่วนการตอกบัตรสัญญาณรับส่งสัญญาณของคู่มือ Arria® V เมื่อใช้ CMU PLL ในอัตราข้อมูล > 6.5536 Gbps บนอุปกรณ์ Arria V GT พินนาฬิกาอ้างอิงเฉพาะภายในสามเท่าเดียวกับที่ CMU PLL ที่ต้องการใช้เป็นแหล่งสัญญาณนาฬิกาอ้างอิง

ซอฟต์แวร์ Quartus® II จะช่วยให้คุณสามารถคอมไพล์การออกแบบเมื่อนาฬิกาอ้างอิงอื่นมาจากเครือข่ายนาฬิกาอ้างอิง แต่ไม่เหมาะสม ต้องใช้พินนาฬิกาอ้างอิงเฉพาะของทริปเล็ตเพื่อประสิทธิภาพการกระตุกที่ดีที่สุด

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Arria® V GT FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้