ID บทความ: 000078961 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 25/04/2014

ควรเชื่อมต่อพิน DCLK และ DATA เมื่อใช้ HPS เพื่อกําหนดค่า fabric FPGA ในอุปกรณ์ Arria V หรือ Cyclone V SoC อย่างไร

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เมื่อกําหนดค่า Arria® V SoC หรืออุปกรณ์ V SoC Cyclone®ผ่าน HPS พินข้อมูลการกําหนดค่าสามารถถูกทิ้งไว้โดยไม่ได้เชื่อมต่อ ไม่ควรปล่อยให้พิน DCLK ไม่มีการเชื่อมต่อและควรเชื่อมต่อกับ VCCPGM หรือ GND โดยไม่ได้ใช้พินนี้สําหรับการเตรียมใช้งานอุปกรณ์

    ความละเอียด

     

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

    Arria® V ST SoC FPGA
    Arria® V SX SoC FPGA
    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SX SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้