ID บทความ: 000078852 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 11/12/2018

คําเตือนที่สําคัญเกี่ยวกับการกล่าวถึงการถ่ายโอนสัญญาณนาฬิกาอาจเกิดขึ้นในระหว่างเฟส Fitter

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
    อินเทอร์เฟซหน่วยความจำพร้อม UniPHY
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ปัญหานี้มีผลต่อผลิตภัณฑ์ DDR2, DDR3 และ QDR II

สําหรับอินเตอร์เฟซแบบซอฟต์อัตราครึ่งบนอุปกรณ์ Arria V และ Cyclone V คําเตือนต่อไปนี้อาจปรากฏขึ้นระหว่างขั้นตอนการปรับพอดี:

คําเตือนที่สําคัญ (332168): การถ่ายโอนสัญญาณนาฬิกาต่อไปนี้ ไม่มีการบ้านสัญญาณนาฬิกาที่ไม่แน่นอน ใช้เพื่อผลลัพธ์ที่แม่นยํายิ่งขึ้น การบ้านสัญญาณนาฬิกาที่ไม่แน่นอนหรือใช้derive_clock_uncertainty คำ สั่ง

คําเตือนข้างต้นมีผลกับความไม่แน่นอนของเวลาระหว่าง โดเมน AFI Clock และที่อยู่และโดเมนคําสั่งนาฬิกา คุณ อาจละเลยคําเตือนนี้

ความละเอียด

วิธีแก้ไขปัญหาสําหรับปัญหานี้คือการละเว้นคําเตือนที่แสดง หรือคุณสามารถระงับคําเตือนดังที่อธิบายไว้ด้านล่าง

เปิดไฟล์ _if0_p0.sdc ที่สร้างขึ้นในเครื่องมือแก้ไขและค้นหาส่วน Fitter Overconstraints ของไฟล์

เพิ่มบรรทัดต่อไปนี้ลงในส่วน Fitter Overconstraints ของไฟล์:

หาก {} { # ระงับการเตือนความไม่แน่นอนของนาฬิกาสําหรับเวลาหยุด: set_clock_uncertainty -from [get_clocks ] -to [get_clocks ] -add -hold 0.000 }

บันทึกการเปลี่ยนแปลงในไฟล์

 

 

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

Cyclone® V FPGA และ SoC FPGA
Arria® V FPGA และ SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้