ID บทความ: 000078756 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 26/12/2014

LINK_QUAL_PATTERN_SETในตัวรับสัญญาณ DisplayPort ที่รองรับที่ที่อยู่ DPCD 1.1

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เมื่อไม่ได้ใช้ GPU ตัวรับแกน DisplayPort IP รองรับLINK_QUAL_PATTERN_SETที่ที่อยู่ DPCD 1.1 (00102h) แทน ของที่อยู่ DPCD 1.2 (0010Bh - 0010Eh)

    ปัญหานี้อาจทําให้เกิดการทดสอบ CTS เลเยอร์ทางกายภาพ (PHY) ล้มเหลว

    ความละเอียด

    เพื่อหลีกเลี่ยงปัญหานี้ ให้ตั้งค่า LINK_QUAL_PATTERN_SET โดยใช้ ที่อยู่ DPCD 00102h หรือเปิดเปิดใช้งานการควบคุม GPU

    ปัญหานี้ได้รับการแก้ไขในเวอร์ชั่น 14.1 ของ DisplayPort แกน IP

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้