ID บทความ: 000078689 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 08/11/2012

ทําไมโมเดลการจําลองสําหรับ PLL_RECONFIG Intel FPGA IP จึงไม่มีความสามารถในการ mgmt_reset กู้คืนการตั้งค่า PLL ดั้งเดิม

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
    การจำลองแบบ
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชั่น 12.0 และใหม่กว่า แบบจําลองการจําลองสําหรับ PLL_RECONFIG Intel FPGA IP จึงไม่สามารถแสดงพฤติกรรมได้อย่างถูกต้องเมื่อมีการใช้สัญญาณ mgmt_reset เมื่อระบุแล้ว สัญญาณ mgmt_reset ในการจําลองล้มเหลวในการกู้คืน PLL ไปยังการตั้งค่าพารามิเตอร์เริ่มต้นซึ่งมีการตั้งค่าด้วยไฟล์กําหนดค่า FPGA

ตัวอย่างเช่น หากคุณกําหนดค่า PLL ใหม่ด้วยพารามิเตอร์ที่ไม่ถูกต้อง PLL อาจสูญเสียการล็อก เมื่อสูญเสียสภาพการล็อก แล้ว คอนโทรลเลอร์การกําหนดค่าใหม่จะไม่ยอมรับคําสั่ง mgmt_write การลงทะเบียนสถานะจะระบุสถานะไม่ว่าง และสัญญาณ mgmt_waitrequest จะถูกยืนยัน วิธีเดียวที่จะกู้คืน PLL จากสภาพนี้คือการใช้สัญญาณ mgmt_reset เพื่อกู้คืนการตั้งค่า PLL เดิม

ตอนนี้ความสามารถของสัญญาณ mgmt_reset ในการกู้คืนการตั้งค่าดั้งเดิม PLL ยังไม่รวมอยู่ในแบบจําลองการจําลอง

ความละเอียด

ปัญหานี้แก้ไขได้ด้วยซอฟต์แวร์ Intel® Quartus® Prime Pro หรือ Standard Edition เวอร์ชั่น 13.0

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 14 ผลิตภัณฑ์

Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Stratix® V GX FPGA
Cyclone® V GX FPGA
Stratix® V GT FPGA
Stratix® V GS FPGA
Arria® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Arria® V ST SoC FPGA
Arria® V GX FPGA
Arria® V GT FPGA
Cyclone® V E FPGA
Stratix® V E FPGA
Cyclone® V SE SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้