ID บทความ: 000078637 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 04/07/2014

นาฬิกาอ้างอิงสําหรับนาฬิกา MDC ของ HPS Ethernet คือสัญญาณนาฬิกาใด

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
    อีเธอร์เน็ต
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

นาฬิกาอ้างอิงที่ถูกต้องสําหรับนาฬิกาอีเธอร์เน็ต HPS l4_mp_clk

V HPS Address Map, emac->gmacgrp->GMII_Address->cr ระบุการเลือกช่วงสัญญาณนาฬิกา CSR ไม่ถูกต้องจะกําหนดความถี่ของนาฬิกา MDC ตามความถี่ l3_sp_clk

ความละเอียด

ปัญหานี้ได้รับการแก้ไขตั้งแต่การเผยแพร่แผนที่ที่อยู่ HPS 15.1

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
Cyclone® V SE SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้