ID บทความ: 000078482 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/12/2015

การจัดสรรบัฟเฟอร์ RX - ประสิทธิภาพสําหรับคําขอที่ได้รับ " (rxbuffer_rxreq_hwtcl) <selection>" อยู่นอกช่วง: "ขั้นต่ํา", "ต่ํา", "สมดุล"</selection>

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ข้อความแสดงข้อผิดพลาดนี้จะแสดงขึ้นเมื่อเปิดระบบ Quartus® II v13.1.4 Qsys ใน Quartus® II v14.0 หรือใหม่กว่า หากระบบมี Altera® Avalon®-MM Hard IP สําหรับ PCI Express® พร้อมการจัดสรรบัฟเฟอร์ RX สูงสุดหรือสูงสุดที่เลือก

    นอกจากนี้ เมื่อกําหนดพารามิเตอร์ Avalon-MM Hard IP สําหรับ PCI Express ใน Quartus® II v14.0 หรือใหม่กว่า การตั้งค่าสูงและสูงสุดสําหรับการจัดสรรเครดิตบัฟเฟอร์ Rx ไม่พร้อมใช้งาน

    ความละเอียด

    Altera®พบปัญหาด้านประสิทธิภาพด้วยการตั้งค่าสูงและสูงสุดในรุ่น Avalon-MM ดังนั้น การตั้งค่าเหล่านี้จึงถูกลบออกสําหรับอุปกรณ์ Arria® V GZ, Arria® 10 และ Stratix® V จากซอฟต์แวร์ Quartus® II เวอร์ชัน 14.0

    พารามิเตอร์เดียวกันนี้กําหนดให้ลบออกสําหรับตัวแปร Avalon-MM ในอุปกรณ์ Arria® V และ Cyclone® V ในซอฟต์แวร์รุ่นอนาคต

    การเปลี่ยนแปลงนี้จะปรากฏในคู่มือผู้ใช้เวอร์ชันในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 16 ผลิตภัณฑ์

    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 SX SoC FPGA
    Cyclone® V SE SoC FPGA
    Arria® V GT FPGA
    Arria® V GX FPGA
    Intel® Arria® 10 GT FPGA
    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Stratix® V GX FPGA
    Stratix® V GT FPGA
    Cyclone® V GX FPGA
    Stratix® V GS FPGA
    Arria® V GZ FPGA
    Arria® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Arria® V ST SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้