ID บทความ: 000078400 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 05/12/2013

Cyclone IV GX CPRI IP Core ที่อัตราข้อมูลสูงกว่า 0.6144 Gbps มีการเชื่อมต่อสัญญาณนาฬิกาตัวรับส่งสัญญาณ TX ที่ไม่ถูกต้อง

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • CPRI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ในรูปแบบคอร์ CPRI IP ที่กําหนดเป้าหมายอุปกรณ์ IV GX Cyclone และทํางานที่อัตราบรรทัด CPRI ที่ 1.2288, 2.4576 หรือ 3.072 Gbps สัญญาณอินพุตสัญญาณนาฬิกาอ้างอิงตัวส่ง TX เชื่อมต่ออย่างไม่ถูกต้อง ภายใน

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ แก้ไขไฟล์ /altera_cpri.vhd เมื่อต้องการแทนที่ข้อความ

    pll_inclk(0) => gxbref_clk

    พร้อมข้อความแทนที่

    pll_inclk(0) => gxb_pll_inclk

    ในอินสแตนซ์ส่วนประกอบ VHDL ต่อไปนี้:

    inst_cyclone4gx_1228_s_tx

    inst_cyclone4gx_2457_s_tx

    inst_cyclone4gx_3072_s_tx

    ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 13.1 ของฟังก์ชัน CPRI MegaCore

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้