ปัญหาสำคัญ
ในรูปแบบคอร์ CPRI IP ที่กําหนดเป้าหมายอุปกรณ์ IV GX Cyclone และทํางานที่อัตราบรรทัด CPRI ที่ 1.2288, 2.4576 หรือ 3.072 Gbps สัญญาณอินพุตสัญญาณนาฬิกาอ้างอิงตัวส่ง TX เชื่อมต่ออย่างไม่ถูกต้อง ภายใน
หากต้องการแก้ไขปัญหานี้ แก้ไขไฟล์ /altera_cpri.vhd เมื่อต้องการแทนที่ข้อความ
pll_inclk(0) => gxbref_clk
พร้อมข้อความแทนที่
pll_inclk(0) => gxb_pll_inclk
ในอินสแตนซ์ส่วนประกอบ VHDL ต่อไปนี้:
inst_cyclone4gx_1228_s_tx
inst_cyclone4gx_2457_s_tx
inst_cyclone4gx_3072_s_tx
ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 13.1 ของฟังก์ชัน CPRI MegaCore