คําเตือนที่สําคัญ (18234): ATX PLLs :xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst และ :xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst ห่างกัน 0 ATX PLLs สําหรับความถี่ VCO ATX ระหว่าง 7.2 GHz และ 11.4 GHz เมื่อ PLL ของ ATX สองตัวทํางานที่ความถี่ VCO เดียวกัน (ภายใน 100 MHz) จะต้องแยกออกจาก PLL 6 ATX
คุณอาจพบคําเตือนสําคัญข้างต้นหากการออกแบบ Intel® Arria® 10 ของคุณมีอินสแตนซ์ ATX PLL สองอินสแตนซ์ขึ้นไปที่ทํางานที่ความถี่ VCO เดียวกัน (ภายใน 100 MHz)
เพื่อแก้ไขปัญหานี้ คุณสามารถวางอินสแตนซ์ ATX PLL ที่ทํางานที่ความถี่ VCO เดียวกัน (ภายใน 100MHz) ด้วยตนเอง เพื่อให้มีการใช้ระยะห่างขั้นต่ําที่ระบุไว้ในข้อความเตือนที่สําคัญ
ต่อไปนี้เป็นตัวอย่างข้อจํากัด QSF
set_location_assignment HSSIPMALCPLL_1DB -to ":xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst"
คุณสามารถหาพิกัด ATX PLL ได้จากตัววางแผนชิปซอฟต์แวร์ Intel® Quartus® Prime