ID บทความ: 000078241 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 06/09/2018

คําเตือนที่สําคัญ (18234): ATX PLLs <hierarchy>:xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst และ <hierarchy>:xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst คือ 0 ATX PLLs ห...

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

คําเตือนที่สําคัญ (18234): ATX PLLs :xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst และ :xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst ห่างกัน 0 ATX PLLs สําหรับความถี่ VCO ATX ระหว่าง 7.2 GHz และ 11.4 GHz เมื่อ PLL ของ ATX สองตัวทํางานที่ความถี่ VCO เดียวกัน (ภายใน 100 MHz) จะต้องแยกออกจาก PLL 6 ATX

 

คุณอาจพบคําเตือนสําคัญข้างต้นหากการออกแบบ Intel® Arria® 10 ของคุณมีอินสแตนซ์ ATX PLL สองอินสแตนซ์ขึ้นไปที่ทํางานที่ความถี่ VCO เดียวกัน (ภายใน 100 MHz)

ความละเอียด

เพื่อแก้ไขปัญหานี้ คุณสามารถวางอินสแตนซ์ ATX PLL ที่ทํางานที่ความถี่ VCO เดียวกัน (ภายใน 100MHz) ด้วยตนเอง เพื่อให้มีการใช้ระยะห่างขั้นต่ําที่ระบุไว้ในข้อความเตือนที่สําคัญ

ต่อไปนี้เป็นตัวอย่างข้อจํากัด QSF

set_location_assignment HSSIPMALCPLL_1DB -to ":xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst"

คุณสามารถหาพิกัด ATX PLL ได้จากตัววางแผนชิปซอฟต์แวร์ Intel® Quartus® Prime

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Intel® Arria® 10 FPGA และ SoC FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้