ID บทความ: 000078206 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 31/12/2013

เราจะรับรองได้อย่างไรว่าStratixอุปกรณ์ IV GX/GT และอุปกรณ์ Arria II GX ตรงตาม PCI Express L0s ถึง L0

สิ่งแวดล้อม

  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ระบบโปรโตคอล PCI Express จําเป็นต้องรองรับการเปลี่ยนแปลงสถานะ L0s เป็น L0 ภายใน 2us สําหรับ PCI Express Gen2 และ 4us สําหรับ PCI Express Gen1 Stratix® IV GX/GT และอุปกรณ์ Arria® II GX ตรงตามเวลานี้หากพารามิเตอร์ VTX-CM-DC-ACTIVEIDLE-DELTA น้อยกว่า 25 mV  หากพารามิเตอร์ VTX-CM-DC-ACTIVEIDLE-DELTA อยู่ระหว่าง 25 mV และ 60 mV Alteraจะมีโปรแกรมแก้ไขสําหรับซอฟต์แวร์ Quartus® II เวอร์ชั่น 9.0 SP2  ติดต่อ Altera ฝ่ายสนับสนุนของฉัน เพื่อขอรับโปรแกรมแก้ไข

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Arria® II GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้