ID บทความ: 000078156 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 06/01/2014

ข้อผิดพลาดภายใน: ระบบย่อย: FPP, ไฟล์: /quartus/periph/fpp/fpp_cell.cpp, บรรทัด: 97

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชั่น 13.1 และก่อนหน้า คุณอาจเห็นข้อผิดพลาดภายในนี้ในการออกแบบ Arria® V, Cyclone® V หรือ Stratix® V ข้อผิดพลาดนี้เกิดขึ้นหากการออกแบบของคุณมี Native PHY ตัวรับส่งสัญญาณที่กําหนดค่าให้ใช้ TX PLL ภายนอกและเครือข่ายนาฬิกา xN
ความละเอียด

ในการแก้ไขปัญหานี้ อย่าเปิดใช้งานตัวเลือก ใช้ TX PLL ภายนอก เมื่อใช้เครือข่ายนาฬิกาสาย xN ด้วย

เวอร์ชันในอนาคตของซอฟต์แวร์ Quartus II มีกําหนดที่จะสร้างข้อความแสดงข้อผิดพลาดสําหรับการกําหนดค่านี้

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้