ID บทความ: 000078057 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 29/06/2014

ความหน่วงแฝงในการอ่านของ M20K ROM ที่ต้องรับผิดชอบเมื่อทําการกําหนดค่าใหม่แบบไดนามิกที่ใช้ MIF ในอุปกรณ์ Stratix® V GX มีอะไรบ้าง

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เมื่อใช้การกําหนดค่าใหม่แบบไดนามิกที่ใช้ MIF บนอุปกรณ์ Stratix® V GX และอ่านข้อมูลจาก ROM ที่ใช้ M20K ความหน่วงแฝงในการอ่านคือหนึ่งรอบสัญญาณนาฬิกาหากไม่มีการลงทะเบียนเอาต์พุต ROM หรือมีการลงทะเบียนเอาต์พุตนาฬิกาสองรอบหากมีการลงทะเบียนเอาต์พุต

ความละเอียด

ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Quartus® เวอร์ชั่น 12.0

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

Stratix® V GX FPGA
Stratix® V FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้