ID บทความ: 000077960 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 29/06/2014

ทําไมการสลับ ATX PLL REFCLK ไม่ทํางานในการจําลองเมื่อใช้ Stratix V GX Custom หรือ Low Latency PHY ในซอฟต์แวร์ Quartus II เวอร์ชั่น 12.0

สิ่งแวดล้อม

    PLL
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เนื่องจากข้อผิดพลาดในโมเดลการจําลอง สวิตช์ ATX PLL REFCLK ไม่ทํางานเมื่อใช้ Stratix® V GX Custom หรือ Low Latency PHY ในซอฟต์แวร์ Quartus® II เวอร์ชั่น 12.0

ความละเอียด

หากต้องการแก้ไขปัญหานี้ คุณสามารถเลือก CMU PLL ใน PHY MegaWizard™ ชั่วคราวเพื่อจําลองการสลับ REFCLK

ปัญหานี้จะได้รับการแก้ไขใน Quartus เวอร์ชันในอนาคต

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

Stratix® V GX FPGA
Stratix® V FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้