ID บทความ: 000077885 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 16/01/2013

ทําไมฉันจึงได้รับข้อความแสดงข้อผิดพลาดต่อไปนี้เมื่อคอมไพล์การออกแบบ PCI Express ในซอฟต์แวร์ Quartus II สําหรับอุปกรณ์ Stratix V, Arria V หรือ Cyclone V

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย ข้อผิดพลาด (11128): ไม่สามารถกําหนดเส้นทางสัญญาณต่อไปนี้: :top|_plus:ep_plus|:epmap|altpcie_cv_hip_ast_hwtcl:pcie_core_hardip_epx4_inst|altpcie_av_hip_ast_hwtcl:altpcie_av_hip_ast_hwtcl|altpcie_av_hip_128bit_atom:altpcie_av_hip_128bit_atom|av_xcvr_pipe_native_hip: g_pcie_xcvr.av_xcvr_pipe_native_hip|av_xcvr_native:inst_av_xcvr_native|av_pcs:inst_av_pcs|av_pcs_ch:ch[3].inst_av_pcs_ch|av_hssi_rx_pld_pcs_interface_rbc:inst_av_hssi_rx_pld_pcs_interface|blockselect อุปกรณ์ไม่มีทรัพยากรการกําหนดเส้นทางที่จําเป็นสําหรับการเชื่อมต่อนี้
    ความละเอียด ข้อผิดพลาดนี้เนื่องจากpin_perstnเฉพาะใน PCI Express Hard IP ไม่ได้เชื่อมต่ออย่างถูกต้อง
    ใน PCI Express Hard IP พินอินพุต "pin_perstn" ต้องขับเคลื่อนด้วยพิน I/O โดยตรง จึงไม่สามารถขับเคลื่อนด้วยตรรกะผู้ใช้ได้
    ในการแก้ไขข้อผิดพลาด ให้เชื่อมต่อpin_perstnกับพิน FPGA nPERST

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

    Stratix® V GX FPGA
    Cyclone® V GX FPGA
    Arria® V GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้