ID บทความ: 000077856 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 04/12/2014

ฉันจะสร้างไฟล์การเขียนโปรแกรม Configuration via Protocol (CvP) สําหรับการออกแบบ Arria® V หรือ Cyclone® V ได้อย่างไร

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
    IP เอฟพีจีเอ Intel® Arria® V Hard IP สำหับ PCI Express*
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ในการสร้างไฟล์การเขียนโปรแกรม CvP สําหรับการออกแบบ Arria® V หรือ V CvP Cyclone®ด้วยซอฟต์แวร์ Quartus® II เวอร์ชัน 13.1 และรุ่นก่อนหน้า ให้ทําตามขั้นตอนการแก้ไขปัญหาด้านล่าง:

ความละเอียด

ตรวจสอบให้แน่ใจว่าคุณมีอุปกรณ์ที่สามารถปรับปรุงแก้ไขแม่พิมพ์ CvP แบบคงที่ได้

ซึ่งทําได้ที่ส่วนการกําหนดค่าผ่านโปรโตคอลของ Device Errata Sheet สําหรับรหัส die ที่ต้องการ

การแก้ไขปัญหาวิธีนี้ต้องการขั้นตอนต่อไปนี้:

a) เพิ่ม/สร้าง รายการ ต่อไปนี้ ตัวแปร INI ในแฟ้ม quartus.ini ในไดเรกทอรีโครงการ Quartus® ( <Working_Directory>/ ) ของคุณเพื่อเปิดใช้งานการสร้างไฟล์การเขียนโปรแกรม CvP

PGMIO_ENABLE_CVP=ON
PGMIO_ENABLE_AUTONOMOUS_HIP_MODE=ON

PGMIO_CREATE_CVP_FILES=ON

PGMIO_DISABLE_AV_CV_AUTONOMOUS=ปิด
ASM_FORCE_ENABLE_AUTONOMOUS_PCIE_HIP=ON

ข) อาจเพิ่มการตั้งค่า QSF ต่อไปนี้หากคุณต้องการใช้คุณสมบัติพินต่อไปนี้:

•เปิดใช้งานพิน CvP CONFDONE

set_global_assignment -ชื่อ ENABLE_CVP_CONFDONE ON

• ตั้งค่าประเภทพิน CvP CONFDONE

set_global_assignment -name CVP_CONFDONE_OPEN_DRAIN ON

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 6 ผลิตภัณฑ์

Cyclone® V FPGA และ SoC FPGA
Arria® V GX FPGA
Arria® V FPGA และ SoC FPGA
Arria® V GT FPGA
Cyclone® V GX FPGA
Cyclone® V GT FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้