ID บทความ: 000077693 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/09/2012

ทําไมคอร์ TSE ถึงไม่เสถียรบนฮาร์ดแวร์สําหรับตัวแปร LVDS เนื่องจากข้อบกพร่องในไฟล์ SDC ที่สร้างขึ้น

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ข้อจํากัด SDC ที่มีอยู่ในไฟล์ SDC ที่สร้างขึ้น TSE ซึ่งทําให้คอร์ TSE ไม่เสถียรบนฮาร์ดแวร์สําหรับตัวแปร LVDS:

ตั้งค่าclocks_list [get_clocks *]

นาฬิกาforeach_in_collection {
ชื่อชุด [get_clock_info -name ]
หาก {[ expr [regexp "altera_tse" ] == 1]} {
set_clock_groups -exclusive -group [get_clocks ]
}
}

 

โซลูชัน : แสดงความคิดเห็นบรรทัดที่ 410 ถึง 417 ของไฟล์จํากัดเวลา (SDC) และแทนที่ด้วย

set_clock_groups -ไม่ซิงโครนัส \

-กลุ่ม {altera_tse_mac_rx_clk_0} \

-กลุ่ม {altera_tse_mac_tx_clk_0} \

-กลุ่ม {altera_tse_rx_afull_clk} \

-กลุ่ม {altera_tse_sys_clk} \

-กลุ่ม {altera_tse_ref_clk \

altera_tse_multi_mac_pcs_pma_inst|the_altera_tse_pma_lvds_rx_0|altlvds_rx_component|auto_generated|rx[0]|clk0 \

altera_tse_multi_mac_pcs_pma_inst|the_altera_tse_pma_lvds_rx_0|altlvds_rx_component|auto_generated|pll|clk[0]}

ปัญหานี้จะได้รับการแก้ไขในรุ่นในอนาคต
 

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Stratix® IV GX FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้