เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชั่น 13.1 เมื่อใช้งานการออกแบบ JESD204B ในตระกูล Arria® V คําเตือนที่สําคัญ (21196) เกิดขึ้นในระหว่างกระบวนการ Quartus II Fitter ซึ่งระบุว่านาฬิกา PCS ไม่มีความสัมพันธ์ PPM 0 เกี่ยวกับสัญญาณนาฬิกาลิงก์ ตัวอย่างของคําเตือนดังกล่าวแสดงไว้ด้านล่าง:
คําเตือนที่สําคัญ (21196): แหล่งข้อมูล Coreclk จาก HSSI 8G RX PCS Atom
:inst_av_hssi_8g_rx_pcs|wys ไม่มีแหล่ง PPM 0 เดียวกันในส่วนที่เกี่ยวข้องกับนาฬิกาภายในเนื่องจากการป้อนข้อมูล coreclk ของตัวรับไม่ได้ขับเคลื่อนด้วย rx clkout ของช่องสัญญาณของตัวเอง
ตรวจสอบให้แน่ใจว่าคอร์ IP JESD204B txlink_clk และ pll_ref_clk (ตัวแปรตัวส่ง) หรือ tx_pll_ref_clk (duplex variant) มีความสัมพันธ์ของนาฬิกา PPM 0 ตรวจสอบให้แน่ใจว่าคอร์ IP JESD204B rxlink_clk และ pll_ref_clk (ตัวแปรตัวรับสัญญาณ) หรือ rx_pll_ref_clk (duplex variant) มีความสัมพันธ์ของนาฬิกา PPM 0 การใช้งานดังกล่าวคือการได้รับนาฬิกาเชื่อมโยงโดยใช้ Core PLL ตามที่แสดงไว้ในรูปที่ 4-8 ของคู่มือผู้ใช้คอร์ IP JESD204B
หลังจากการออกแบบระบบย่อย JESD204B ทํางานได้อย่างสมบูรณ์แล้ว เพื่อแก้ไขปัญหาเกี่ยวกับคําเตือนที่สําคัญนี้ ให้เพิ่มการกําหนด .qsf ต่อไปนี้ให้กับพินตัวรับส่งสัญญาณแต่ละตัวเพื่อกําจัดคําเตือนที่สําคัญเหล่านี้:
ชื่อพินตัวรับสัญญาณ set_instance_assignment -name GXB_0PPM_CORECLK ON -to <>
ตัว อย่าง เช่น: set_instance_assignment -name GXB_0PPM_CORECLK ON -to rx_serial_data[0]