ID บทความ: 000077606 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 21/01/2016

ช่องสัญญาณตัวรับส่งสัญญาณไม่มี PLL ตัวส่งสัญญาณที่มีความถี่เอาต์พุตของ MHz ที่ระบุในหน้า PLL

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime เวอร์ชั่น 15.1 คุณอาจเห็นข้อผิดพลาดต่อไปนี้เมื่อคุณตั้งเป้าไปที่อุปกรณ์ Intel® Arria® 10 และเมื่อคุณนําเข้าไฟล์ .csv ที่สร้างขึ้นโดยตัวเลือกไฟล์ Generate PowerPlay Early Power Estimator ในซอฟต์แวร์ Intel Quartus Prime เนื่องจากซอฟต์แวร์ Intel Quartus Prime ล้มเหลวในการส่งออกความถี่ VCO ที่ถูกต้องของ fPLLs สําหรับช่องสัญญาณตัวรับส่งสัญญาณไปยังไฟล์ .csv

     

    ข้อ ผิด พลาด:

    แถว &ltnumber>: ช่องสัญญาณ XCVR ไม่มี PLL ตัวส่งสัญญาณที่มีความถี่เอาต์พุต &ltnumber> MHz ที่ระบุไว้ในหน้า PLL ช่องสัญญาณ "ตัวรับและตัวส่งสัญญาณ"" และ "ตัวส่งสัญญาณเท่านั้น"" ต้องใช้ PLL ตัวส่งสัญญาณที่มีความถี่เอาต์พุตครึ่งหนึ่งของข้อมูล หรือความถี่ที่สูงกว่าอื่นที่สามารถแบ่งได้โดยใช้ตัวแบ่งสัญญาณนาฬิกาในเครื่อง

    ความละเอียด

    ในการแก้ไขปัญหานี้ ให้ใส่ความถี่ VCO ที่ถูกต้องลงในคอลัมน์ ความถี่ VCO ในแท็บ PLL ของ Early Power Estimator (EPE) ด้วยตนเอง

    หากต้องการหาความถี่ VCO ที่ถูกต้อง ให้ดูสรุป PLL ภายใต้ ส่วนทรัพยากร ภายใต้ Fitter of Compilation Report ในซอฟต์แวร์ Intel Quartus Prime

    ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Intel Quartus Prime v16.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 SX SoC FPGA
    Intel® Arria® 10 GT FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้