ID บทความ: 000077574 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 19/06/2014

ข้อผิดพลาด (14024): พารามิเตอร์ "mem_if_tcwl" ของอินสแตนซ์ "hmc_inst" มีการกําหนดค่า "TCWL_1" ผิดกฎหมายให้ ค่าพารามิเตอร์ที่เป็นไปได้คือ: "TCWL_8", "TCWL_7", "TCWL_6", "TCWL_5", "TCWL_4", "TCWL_3", "TCWL_2", "TCWL_0"

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย ในซอฟต์แวร์ Quartus® II เวอร์ชั่น 13.0 คุณอาจได้รับข้อความแสดงข้อผิดพลาดนี้เมื่อคอมไพล์การออกแบบที่มี IP ที่ใช้ LPDDR2 UniPHY  ข้อผิดพลาดนี้เกิดขึ้นหากความหน่วง CAS ถูกตั้งค่าเป็น 3 เมื่อใช้คอนโทรลเลอร์หน่วยความจําฮาร์ดในการออกแบบของคุณ
    ความละเอียด ปัญหานี้ได้รับการแก้ไขแล้วเริ่มต้นด้วยซอฟต์แวร์ Quartus II เวอร์ชั่น 13.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 11 ผลิตภัณฑ์

    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Cyclone® V GX FPGA
    Arria® V GZ FPGA
    Arria® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Arria® V ST SoC FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA
    Cyclone® V E FPGA
    Cyclone® V SE SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้