ID บทความ: 000077565 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 04/03/2013

ข้อผิดพลาดภายใน: ระบบย่อย: FSV, ไฟล์: /quartus/fitter/fsv/fsv_module_lvds_cv.cpp, บรรทัด: 2420

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชั่น 12.0 คุณอาจเห็นข้อผิดพลาดภายในนี้หากการออกแบบของคุณใช้งานการทํางานที่ALTLVDS_TXการทํางานที่ยุ่งเหยิงกับ tx_outclock ตรรกะคอร์ขับเคลื่อนสัญญาณ ข้อผิดพลาดภายในนี้เกิดขึ้นสําหรับการออกแบบที่กําหนดเป้าหมายอุปกรณ์ Arria® V หรือ Cyclone® V

    ความละเอียด

    tx_outclockไม่รองรับการใช้สัญญาณเพื่อขับเคลื่อนลอจิกคอร์

    ซอฟต์แวร์ Quartus II เริ่มต้นด้วยเวอร์ชัน 12.1 จะรายงานข้อความแสดงข้อผิดพลาดที่อธิบายถึงปัญหาแทนที่จะสร้างข้อผิดพลาดภายใน

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

    Cyclone® V GX FPGA
    Cyclone® V GT FPGA
    Cyclone® V E FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้