ID บทความ: 000077561 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 28/02/2013

ทําไมรายงานการกําหนดเวลา "Report DDR" จึงหายไปเมื่อฉันมีอินเทอร์เฟสหน่วยความจําภายนอกที่กว้างหลายอินสแตนซ์

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เนื่องจากปัญหาในสคริปต์การกําหนดเวลาสําหรับซอฟต์แวร์ Quartus® II เวอร์ชัน 12.1SP2 และก่อนหน้า การออกแบบที่มีหลายอินสแตนซ์ของอินเทอร์เฟซหน่วยความจําภายนอก (โดยทั่วไปคือ x72 บิตหรือมากกว่า) อาจไม่แสดงรายงานการกําหนดเวลา 'Report DDR' หากมีการแสดงรายงานการกําหนดเวลา "รายงาน DDR" ปัญหานี้จะไม่ส่งผลกระทบต่อการออกแบบของคุณ

ความละเอียด

ทําตามขั้นตอนเหล่านี้:

  1. ระบุและเปิด <project_name>_p0_report_timing_core.tcl
  2. มองหา บรรทัดที่มี num_path คําสําคัญ
  3. ทํา การเปลี่ยนแปลงต่อไปนี้ในบรรทัดนั้น:

จาก:

ตั้งค่า num_paths 5000

ถึง:

ตั้งค่า num_paths 10000

ปัญหานี้ได้รับการแก้ไขโดยเริ่มต้นด้วยซอฟต์แวร์ Quartus® II เวอร์ชั่น 13.0

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

Stratix® V FPGA
Stratix® V GX FPGA
Stratix® V GT FPGA
Stratix® V GS FPGA
Stratix® V E FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้