ปัญหาสำคัญ
เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro เวอร์ชั่น 21.2, ตัวอย่างการออกแบบ F-Tile Ethernet Intel® FPGA Hard IP Design จะไม่วาง 50GE-2 Variant (โหมดทั้งหมด) ในตําแหน่ง FHT0 และ FHT 1
50GE-2 Variant สามารถวางในตําแหน่ง FHT2 และ FHT3 ได้
ปัญหานี้มีกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition ในอนาคต