ID บทความ: 000077456 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 15/06/2015

ปัญหาการวิเคราะห์เวลาสําหรับอุปกรณ์ Arria 10 ในซอฟต์แวร์ Quartus II เวอร์ชั่น 15.0

สิ่งแวดล้อม

  • Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ในซอฟต์แวร์ Quartus II เวอร์ชั่น 15.0 Fitter สามารถผสานสองการลงทะเบียนอย่างไม่ถูกต้องด้วยข้อยกเว้นเวลาที่แตกต่างกัน (ตัวอย่างเช่น พาธเท็จหรือมัลติฟังก์ชัน) การลงทะเบียนที่ได้อาจมีรายการข้อยกเว้นที่กําหนดที่ไม่สมบูรณ์ ส่งผลให้เกิด วิเคราะห์เส้นทางไปยังและ/หรือจากการลงทะเบียนอย่างไม่ถูกต้อง ปัญหานี้อาจแสดงว่าเป็นการละเมิดเวลาเท็จหรือความล้มเหลวของฮาร์ดแวร์ ปัญหานี้เกิดขึ้นกับการออกแบบที่กําหนดเป้าหมายArriaอุปกรณ์ 10 เครื่องเท่านั้น

    คุณอาจตรวจพบปัญหานี้หากคุณเกิดการละเมิดเวลา หรือหาก TimeQuest พิมพ์คําเตือนข้อยกเว้นที่เพิกเฉย ไม่เช่นนั้นการตรวจจับปัญหานี้เป็นเรื่องยาก

    ความละเอียด

    ปัญหานี้จะได้รับการแก้ไขในซอฟต์แวร์ที่กําลังจะออกใหม่

    หากคุณตรวจพบปัญหานี้โดยใช้ซอฟต์แวร์ Quartus II รุ่น verison 15.0 คุณสามารถใช้วิธีแก้ไขปัญหาต่อไปนี้:

    • PRESERVE_REGISTERกําหนด pragma ให้กับการลงทะเบียนที่ซ้ํากันไม่ถูกต้อง
    • ปิดใช้งาน TimeQuest2 โดยการเพิ่ม set_global_assignment -name TIMEQUEST2 OFF ไปยังไฟล์การตั้งค่า Quartus II ของโครงการของคุณ (.qsf)
    • ปิดใช้งานการถอนการลงทะเบียนใหม่ โดยการเลือกช่องทําเครื่องหมาย ป้องกันการชดเชยการลงทะเบียน ภายใต้ การตั้งค่า>การมอบหมาย > การตั้งค่าคอมไพเลอร์
    • ปรับเปลี่ยนข้อจํากัดการออกแบบ Synopsys (SDC) เพื่อกําจัดความแตกต่างในการลงทะเบียนที่ผสานรวม\'sข้อยกเว้น

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 FPGAs and SoC FPGAs

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้