ID บทความ: 000077419 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 10/03/2020

ทําไมฉันถึงไม่เห็นช่องสัญญาณตัวรับส่งสัญญาณอีเธอร์เน็ต 25Gbps ในชุดเครื่องมือตัวรับส่งสัญญาณสําหรับอุปกรณ์ผลิต Intel® Stratix10® H-Tile หากการออกแบบของฉันมี Intel FPGA IP อีเธอร์เน็ต 25G 

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เนื่องจากเครื่องสถานะ Finite Module Finite (FSM) ใน Intel FPGA IP อีเธอร์เน็ต 25G หากคุณเปิด ตัวเลือกเปิดใช้งานการปรับตั้งค่าอัตโนมัติที่กระตุ้นให้เกิดตัวเลือกโหมด RX PMA CTLE/DFE ระหว่างการสร้าง IP การทํางานของชุดเครื่องมือตัวรับส่งสัญญาณจะถูกขัดจังหวะเมื่อ FSM เปิดและปิดการปรับเทียบพื้นหลังบนอุปกรณ์ผลิตไทล์ H ดังนั้นคุณจะไม่เห็นช่องสัญญาณปรากฏในชุดเครื่องมือตัวรับส่งสัญญาณ สําหรับอุปกรณ์ที่ไม่มีการปรับเทียบพื้นหลัง เช่น อุปกรณ์การผลิต L-tile FSM โมดูลการปรับใช้อัตโนมัติจะไม่มีสถานะให้เปิดและปิดการปรับเทียบพื้นหลัง ซึ่งจะไม่ได้รับผลกระทบจากปัญหานี้

ความละเอียด

การแก้ไขปัญหาแรก: ปิดตัวเลือก เปิดใช้งานการปรับตั้งค่าอัตโนมัติที่กระตุ้นให้โหมด RX PMA CTLE/DFE แก้ไขปัญหานี้

การแก้ไขปัญหาที่สอง: หากคุณเปิดใช้งาน การเปิดใช้งานการปรับตั้งค่าอัตโนมัติที่กระตุ้นให้เกิดโหมด RX PMA CTLE/DFE ให้เขียน 1'b1 เป็นบิต[0] ของ 0x343 register เพื่อถือโมดูลการปรับใช้งานอัตโนมัติ FSM ให้อยู่ในสถานะไม่ได้ใช้งานก่อนที่คุณจะเปิดใช้งานชุดเครื่องมือตัวรับส่งสัญญาณเพื่อให้ช่องสัญญาณตัวรับส่งสัญญาณปรากฏในชุดเครื่องมือตัวรับส่งสัญญาณ ปิดชุดเครื่องมือตัวรับส่งสัญญาณก่อนที่คุณจะเขียน 1'b0 ไปยังบิต[0] ของการลงทะเบียน 0x343 เพื่อเริ่ม FSM โมดูลการปรับตัวอัตโนมัติใหม่เพื่อให้คอนโซลระบบไม่ค้าง

ด้านล่างนี้เป็นขั้นตอนที่คุณควรปฏิบัติตามหากคุณใช้ตัวอย่าง Intel Stratix10® 25G Ethernet Intel FPGA IP Design และเปิดตัวเลือกอุปกรณ์การผลิตไทล์ Intel® Stratix10® H และ "เปิดใช้งานการปรับใช้อัตโนมัติที่กระตุ้นสําหรับโหมด RX PMA CTLE/DFE

  1. ในคอนโซลระบบ ให้พิมพ์ cd hwtest เพื่อไปยังโฟลเดอร์สคริปต์ TCL
  2. พิมพ์ source main.tcl เพื่อโหลดไฟล์ main.tcl
  3. สําหรับตัวอย่างการออกแบบแชนแนลเดียว ให้พิมพ์ reg_write 0x343 0x1 เพื่อยึด FSM โมดูลการปรับตั้งค่าอัตโนมัติให้อยู่ในสถานะไม่ได้ใช้งาน
  4. สําหรับตัวอย่างการออกแบบหลายช่องทาง
    • พิมพ์ reg_write 0x343 0x1 สําหรับช่อง 0
    • พิมพ์ reg_write 0x10343 0x1 สําหรับช่อง 1
    • พิมพ์ reg_write 0x20343 0x1 สําหรับช่อง 2
    • พิมพ์ reg_write 0x30343 0x1 สําหรับช่อง 3
  5. เปิดตัวชุดเครื่องมือตัวรับส่งสัญญาณ จากนั้นคุณจะเห็นช่องสัญญาณตัวรับส่งสัญญาณ 25Gbps

ทําตามขั้นตอนเหล่านี้หลังจากที่คุณใช้ชุดเครื่องมือตัวรับส่งสัญญาณแล้ว:

  1. ปิดชุดเครื่องมือตัวรับส่งสัญญาณ
  2. สําหรับตัวอย่างการออกแบบแชนแนลเดียว ให้พิมพ์ reg_write 0x343 0x0 เพื่อเริ่ม FSM โมดูลการปรับตั้งค่าอัตโนมัติอีกครั้ง
  3. สําหรับตัวอย่างการออกแบบหลายช่องทาง
    • พิมพ์ reg_write 0x343 0x0 สําหรับช่อง 0
    • พิมพ์ reg_write 0x10343 0x0 สําหรับช่อง 1
    • พิมพ์ reg_write 0x20343 0x0 สําหรับช่อง 2
    • พิมพ์ reg_write 0x30343 0x0 สําหรับช่อง 3

ทั้งคู่มือผู้ใช้ 25G Ethernet Intel® Stratix® 10 FPGA IP UG-20109 และ 25G Ethernet Intel® Stratix® 10 FPGA IP ตัวอย่างคู่มือผู้ใช้ UG-20110 ได้รับการอัปเดตเพื่อรวมขั้นตอนเพิ่มเติมเหล่านี้สําหรับการใช้ชุดเครื่องมือตัวรับส่งสัญญาณบนอุปกรณ์การผลิต H-Tile เมื่อเปิดใช้งานตัวเลือกการปรับตั้งค่าอัตโนมัติที่เปิดใช้งานตัวเลือกโหมด RX PMA CTLE/DFE ในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 20.1

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

Intel® Stratix® 10 GX FPGA
Intel® Stratix® 10 MX FPGA
Intel® Stratix® 10 TX FPGA
Intel® Stratix® 10 SX SoC FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้