เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime เวอร์ชั่น 19.2 และก่อนหน้า ทําให้ไม่สามารถรวมการตั้งค่าการเทียบเท่า Stratix E-Tile Native PHY IP TX ที่ผู้ใช้กําหนด 10 อุปกรณ์ไว้ในไฟล์โปรแกรม <project_name>.sof ได้อย่างถูกต้อง
เงื่อนไขต่อไปนี้อาจทําให้ไม่สามารถเขียนการตั้งค่าการปรับแต่ง TX ในไฟล์ <project_name>.sof
- การลดทอนที่ไม่รองรับ, Pre-tap 1, Pre-tap 2, Pre-tap 3 หรือการตั้งค่าการปรับให้เท่ากันหลังการแตะ 1
- ค่า ATTEN ที่ไม่ใช่ศูนย์
การตั้งค่าการปรับแต่งเท่ากันอ่านจากการลงทะเบียนคุณลักษณะ PMA หรือแสดงในชุดเครื่องมือตัวรับส่งสัญญาณ Intel Quartus Prime แสดงถึงการตั้งค่าการปรับสมดุลที่แท้จริงใน PHY
หากต้องการแก้ไขปัญหานี้ โปรดดู คู่มือผู้ใช้ PHY ตัวรับส่งสัญญาณ E-Tile และป้อนการตั้งค่าการปรับแต่งความเท่าเทียมกัน TX ที่รองรับใน IP E-Tile Native PHY เท่านั้น
หากคุณต้องการใช้การตั้งค่าการปรับแต่งความเท่าเทียมกันแบบไม่เป็นศูนย์ TX ให้เขียนไปยัง PHY โดยใช้รหัสคุณลักษณะ PMA หลังจากการกําหนดค่า FPGA
ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Intel® Quartus® เวอร์ชั่น 19.3