ID บทความ: 000077393 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 15/03/2019

ฉันควรใช้ดัชนีใดของ fclk[1.0] และ loaden[1.] เมื่อใช้งานอินเตอร์เฟซ TX แบบหลายธนาคารและกว้างโดยใช้ Stratix 10 Altera LVDS SERDES IP ในโหมด pll ภายนอก

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    สําหรับการกําหนดค่า TX แบบกว้างหลายธนาคารพร้อม pll ภายนอกที่ใช้Stratix® 10 อุปกรณ์ LVDS IP จะมีเพียงนาฬิกาคู่ที่สองจาก pll ภายนอก (คู่ทําดัชนีโดย [1]) เท่านั้นที่ถูกต้อง

    ความละเอียด

    ซึ่งจะมีการอัปเดตในคู่มือผู้ใช้ Intel® Stratix 10 ความเร็วสูงสําหรับอุปกรณ์ I/O ในเวอร์ชันถัดไป

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Stratix® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้