ID บทความ: 000077123 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 15/08/2012

ทําไมตัวเลือกความยาวการส่งต่อเนื่องสูงสุดของ Avalon-MM ในคอนโทรลเลอร์ที่ใช้ DDR2/DDR3 SDRAM UniPHY ไม่ตรงกับส่วนประกอบ Qsys อื่น ๆ เช่น Maximum Burst size (คํา) ใน Avalon-MM Pipeline Bridge

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    คุณอาจเห็นตัวควบคุมที่ใช้ DDR2/DDR3 SDRAM UniPHY มีตัวเลือก "ความยาวการส่งข้อมูลสูงสุด Avalon-MM" {1, 3, 7, 15, 31, 63, 127, 255, 511, 1023, 2047}

     

    ในขณะที่ Avalon-MM Pipeline Bridge มีตัวเลือก "ขนาดต่อเนื่องสูงสุด (คํา)" {1, 2, 4, 8, 16, 32, 64, 128, 256, 512, 1024} ในซอฟต์แวร์ Quartus® II เวอร์ชั่น 11.1SP2

     

    ตัวเลือกค่า "ความยาวการส่งข้อมูลสูงสุด Avalon-MM" ในคอนโทรลเลอร์ที่ใช้ DDR2/DDR3 SDRAM UniPHY ไม่ถูกต้อง และเราจะเปลี่ยนกลับเป็น {1, 2, 4, 8, 16, 32, 64, 128, 256, 512, 1024} ในซอฟต์แวร์ Quartus II เวอร์ชั่นในอนาคต

    ความละเอียด

    ความยาวการส่งต่อเนื่องสูงสุดจริงโดยแสดงโดยตัวเลือก "ความยาวการส่งต่อเนื่องสูงสุดAvalon-MM" ในคอนโทรลเลอร์ที่ใช้ DDR2/DDR3 SDRAM UniPHY แสดงไว้ด้านล่าง:

     

    1 -> 1

    3 -> 2

    7 -> 4

    15 -> 8

    31 -> 16

    63 - > 32

    127 -> 64

    255 -> 128

    511 -> 256

    1023 -> 512

    2047 -> 1024

     

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 10 ผลิตภัณฑ์

    Stratix® V GX FPGA
    Stratix® V GT FPGA
    Cyclone® V GX FPGA
    Stratix® IV E FPGA
    Stratix® V GS FPGA
    Arria® V GX FPGA
    Stratix® IV GX FPGA
    Arria® II GZ FPGA
    Stratix® IV GT FPGA
    Stratix® V E FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้