ID บทความ: 000077016 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 27/05/2014

ความยาวของตัวลงทะเบียนคําสั่ง (IR) ของพิน JTAG Hard Processor System (HPS) บนอุปกรณ์ Cyclone V และ Arria V SoC มีความยาวเท่าใด

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

พิน HPS JTAG ไม่ได้มีไว้สําหรับการสแกนขอบเขตเพื่อหาอุปกรณ์ Cyclone® V และ Arria® V SoC  พิน HPS JTAG ไม่มีไฟล์ Boundary-Scan Description Language (.bsd) แต่หากคุณมีพอร์ตนี้รวมอยู่ในห่วงโซ่ JTAG ของคุณ คุณจําเป็นต้องทราบความยาว IR

ความยาว IR คือ 4 บิตและคําสั่ง BYPASS มี0xF (คําสั่งบายพาสคือทั้งหมดตาม IEEE1149.1) เสมอ

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

Cyclone® V SE SoC FPGA
Arria® V ST SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA
Arria® V SX SoC FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้