ID บทความ: 000076978 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 26/09/2013

ข้อผิดพลาด (175005): ไม่พบตําแหน่งที่ตั้งที่มี: OCT_CAL_BLOCK_ID (<number of="" pins=""> ตําแหน่งที่ตั้งที่ได้รับผลกระทบ)</number>

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
    IP เอฟพีจีเอ Intel® คอนโทรลเลอร์ DDR3 SDRAM พร้อม UniPHY
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชัน 12.1 ขึ้นไป หากมีการสร้างอินสแตนซ์มากกว่าหนึ่งคอนโทรลเลอร์หน่วยความจําที่ใช้ UniPHY โดยไม่ใช้ OCT ร่วมกัน ฟิตเตอร์อาจกําหนดพิน mem_reset_n สําหรับทุกอินเทอร์เฟซไปยังบล็อกการควบคุม OCT หนึ่งบล็อก

การดําเนินการนี้จะทําให้เกิดข้อผิดพลาดเนื่องจากบล็อกการควบคุม OCT เพียงบล็อกเดียวสามารถขับเคลื่อนแบงก์ I/O ได้

หากต้องการตรวจสอบว่านี่เป็นปัญหาหรือไม่ ในรายงานการคอมไพล์ ให้ไปที่ส่วน Fitter -> Resource -> Output pins และเลื่อนไปที่แถวที่มีสัญญาณ mem_reset_n เลื่อนไปทางขวาและตรวจสอบว่ามีการกําหนดพินควบคุม OCT บล็อกใดให้

ความละเอียด

เมื่อต้องการแก้ไขปัญหานี้ ให้สร้างการมอบหมายอินสแตนซ์ใน .qsf (ไฟล์การตั้งค่า Quartus II) ที่มีการกําหนดต่อไปนี้สําหรับสัญญาณ mem_reset_n แต่ละสัญญาณ:

set_instance_assignment -name TERMINATION_CONTROL_BLOCK "<termination control block>" -to <reset pin name>

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 20 ผลิตภัณฑ์

Stratix® V GS FPGA
Arria® V GZ FPGA
Arria® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Arria® V ST SoC FPGA
Stratix® III FPGA
Stratix® IV GX FPGA
Arria® V GX FPGA
Arria® V GT FPGA
Arria® II GZ FPGA
Stratix® IV GT FPGA
Cyclone® V E FPGA
Stratix® V E FPGA
Stratix® IV E FPGA
Cyclone® V GT FPGA
Stratix® V GX FPGA
Stratix® V GT FPGA
Cyclone® V GX FPGA
Cyclone® V SE SoC FPGA
Cyclone® V SX SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้