ID บทความ: 000076881 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 22/09/2017

ทําไม Intel FPGA VIP Suite Mixer II IP lockup สําหรับความกว้างเฟรมเอาต์พุตสูงสุดบางอย่าง

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® Mixer II (รองรับ 4K)
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เนื่องจากปัญหาเกี่ยวกับ IP ตัวผสม II ในซอฟต์แวร์ Quartus® Prime เวอร์ชั่น 16.1 IP Mixer II อาจล็อคขึ้นระหว่างการทํางานหาก IP ได้รับการกําหนดค่าด้วย "ความกว้างเฟรมเอาต์พุตสูงสุด" ซึ่งเป็นขุมพลังที่แน่นอนของ 2 เช่น 4096, 2048, 1024 และฯลฯ

    ความละเอียด

    ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Quartus® Prime เวอร์ชั่น 17.0

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้