ID บทความ: 000076859 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 11/09/2012

ฉันจะคํานวณจํานวนพินเอาต์พุตของมาตรฐาน I/O ที่แน่นอนที่ฉันสามารถมีในการออกแบบStratixของฉันได้อย่างไร

สิ่งแวดล้อม

  • I O
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ซึ่งแตกต่างจากตระกูลFPGA™ APEXที่ถูกจํากัดโดยการตัดระหว่างสอง GNDIO แผ่นในปัจจุบันในอุปกรณ์ Stratix ข้อจํากัดในปัจจุบันมีผลกับพิน I/O ในส่วนที่เกี่ยวกับพิน I/O อื่นๆ Alteraขอแนะนําสูงสุด 200 mA สําหรับโพรงที่ปรับปรุงความร้อนและ 150 mA สําหรับแพ็คเกจ wire-bond สําหรับพินที่ติดกัน 10 พินตามที่ระบุไว้ใน บทของการใช้มาตรฐาน I/O ที่เลือกได้ในบทของอุปกรณ์ GX Stratix & Stratix ของคู่มืออุปกรณ์ Stratix ซอฟต์แวร์ Quartus® II จะตรวจสอบขีดจํากัดนี้ด้วย และอาจส่งคืนพินไม่พอดีเมื่อการบ้านพินของคุณเกินขีดจํากัดปัจจุบัน

    ตัวอย่างเช่น หากคุณมีพินเอาต์พุต GTL 10 พินในหนึ่งธนาคารของแพ็คเกจ FineLine BGA คุณจําเป็นต้องกระจายพินดังกล่าวเมื่อคุณเลือกพินที่ติดกัน 10 พิน จะมีเอาต์พุต GTL เพียงหกตัวในกลุ่มนั้น การคํานวณจะเป็นดังนี้:

    จํานวนเอาต์พุต GTL ต่อพินที่อยู่ติดกัน 10 พิน
    = อนุญาต 200 mA ต่อพินที่ติดกัน 10 พิน/34 mA ต่อพินสําหรับเอาต์พุต GTL
    = 6 พิน

    ตารางที่ 1 แสดงการกําหนดค่าพินเดียวสําหรับการออกแบบของคุณ

    ตารางที่ 1 ชื่อพิน I/O
    หมายเลขพินการกําหนดพิน
    1GTL
    2GTL
    3GTL
    4GTL
    5GTL
    6GTL
    7(1)
    8(1)
    9(1)
    10(1)
    11GTL
    12GTL
    13GTL
    14GTL
    15GTL
    16GTL

    หมายเหตุถึงตารางที่ 1:
    (1) พินเหล่านี้อาจเป็นพินหรืออินพุตที่ไม่ได้กําหนด

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    เอฟพีจีเอ Stratix®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้