ID บทความ: 000076830 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 05/05/2021

ทําไมอีเธอร์เน็ต 25G Intel® FPGA IPไม่สามารถรับส่งข้อมูลได้ 100%

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • Intel® Quartus® Prime Standard Edition
  • IP เอฟพีจีเอ Intel® 25G Ethernet
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในคอร์Intel® FPGA IPอีเธอร์เน็ต 25G สําหรับซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 20.2 และก่อนหน้า คุณอาจเห็น IP ล้มเหลวในการส่งผ่าน 100%

    เนื่องจาก IP ไม่ชดเชยการสูญเสียอัตราข้อมูลเนื่องจากการแทรกตัวทําเครื่องหมายการจัดแนว RSFEC บนพาธข้อมูล TX 25G Ethernet Intel® FPGA IP Core ไม่ปฏิบัติตามหัวข้อ 108.5.2.2 "การชดเชยอัตราสําหรับเครื่องหมาย codeword ในทิศทางการส่ง" ของข้อมูลจําเพาะ IEEE 802.3 ส่งผลให้ IP ไม่สามารถรับปริมาณงานได้สูงกว่า 99.995%

    ความละเอียด

    ไม่มีวิธีแก้ไขปัญหานี้

    ปัญหานี้แก้ไขได้ด้วยซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 20.3 สําหรับอุปกรณ์ Intel® Stratix® 10

    ปัญหานี้ได้รับการแก้ไขแล้วเริ่มต้นด้วยซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 20.4 สําหรับอุปกรณ์ Intel® Arria® 10

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA
    Intel® Stratix® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้