ID บทความ: 000076711 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 21/08/2012

ทําไมนาฬิกา SOPC Builder ของฉันจึงไม่มีกําหนดการในการจําลองเมื่อใช้ ALTPLL ใน SOPC Builder เพื่อสร้างนาฬิกาเหล่านี้

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

นี่เป็นปัญหาที่ทราบกันดีในซอฟต์แวร์ Quartus® II เวอร์ชั่น 10.x และเชื่อมโยงกับคําจํากัดความของ 'pfdena' ในฟังก์ชัน ALTPLL เมื่อ "สร้างอินพุต 'pfdena' เพื่อเปิดใช้งานตัวตรวจจับเฟส/ความถี่ที่เลือก" ไม่ได้เปิดใช้งานในเมกะฟังก์ชันนี้

การแก้ปัญหานี้เปิดใช้งานตัวเลือกนี้ในฟังก์ชัน ALTPLL ของคุณภายในระบบ SOPC Builder ของคุณ  ซึ่งสามารถทําได้โดย:

  1. เปิดระบบ SOPC Builder ของคุณ
  2. เลือกบล็อก ALTPLL และเลือก แก้ไข
  3. ในบล็อก ALTPLL ให้ไปที่หน้า 2 (Inputs/Lock) และเปิดใช้งาน "สร้างอินพุต 'pfdena' เพื่อเปิดใช้งานตัวตรวจจับเฟส/ความถี่ที่เลือก"
  4. คลิก เสร็จสิ้น ในบล็อก ALTPLL
  5. สร้างระบบ SOPC Builder ใหม่
  6. เลือก Run Simulation จาก SOPC Builder - ตรวจสอบให้แน่ใจว่า SOPC Builder ตัวเลือก>เครื่องมือ...  ตั้งพาธตัวเลือกการจําลอง HDL อย่างถูกต้อง

ปัญหานี้จะได้รับการแก้ไขในซอฟต์แวร์ Quartus II เวอร์ชั่นในอนาคต

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้