ID บทความ: 000076671 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 24/02/2021

ทําไมอีเธอร์เน็ต 25G Intel® FPGA IP Avalon®อินเทอร์เฟซการจัดการแมปหน่วยความจําค้างอยู่เมื่อมีการพยายามเข้าถึงที่อยู่ลงทะเบียนที่ไม่ได้กําหนดขอบเขต

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® 25G Ethernet
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    อีเธอร์เน็ต 25G Intel® FPGA IPยืนยันสัญญาณ "waitrequest" ของอินเทอร์เฟซการจัดการ Avalon® Memory-Mapped อย่างไม่ถูกต้องเมื่อผู้ใช้พยายามเข้าถึงที่อยู่ลงทะเบียนที่ไม่ได้กําหนดไว้นอกขอบเขต ซึ่งอาจทําให้เจ้านายถือคําสั่งปัจจุบันไว้อย่างไม่มีกําหนด และหยุดการเข้าถึงครั้งต่อไปไม่ให้ถูกประมวลผล

    ความละเอียด

    ปัญหาได้รับการแก้ไขแล้วเริ่มขึ้นในซอฟต์แวร์ Intel® Quartus® Prime Pro เวอร์ชั่น 20.4 เป็นต้นไป

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Intel® Stratix® 10 FPGA และ SoC FPGA
    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้