ID บทความ: 000076670 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 03/07/2019

ทําไม Deinterlacer II IP Core ของชุดประมวลผลวิดีโอและภาพIntel® FPGAในโหมด Motion Adaptive จึงมีการติดตามการเคลื่อนไหวที่ลงตัวที่สุดในระดับย่อย ส่งผลให้มีการทอนวัตถุในลําดับวิดีโอที่มีการเคลื่อนไหวต่างกันไปจากส่วนต่างๆ ของเฟรม

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® Deinterlacer II (4K HDR passthrough)
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาซอฟต์แวร์ Intel® Quartus® Prime เวอร์ชั่น 18.0 และก่อนหน้า คุณอาจประสบปัญหาข้างต้นเมื่อใช้ Deinterlacer II IP Core ของ Intel® FPGA Video and Image Processiong Suite ในโหมด Motion Adaptive โดยไม่ได้เลือกอุปกรณ์ตรวจจับแบบ 3:2 &2:2 เมื่อใช้การกําหนดค่าวิดีโอผ่านภาพยนตร์เรื่องภาพยนตร์

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ในซอฟต์แวร์ Intel® Quartus® Prime เวอร์ชัน 18.0 และก่อนหน้า คุณสามารถเปิดใช้งานการตรวจจับการแยกส่วนและย้อนกลับได้ จากนั้นเลือกเครื่องตรวจจับ 3:2 &2:2 ด้วยอัลกอริทึมวิดีโอผ่านภาพยนตร์

    ปัญหานี้ได้รับการแก้ไขแล้วเริ่มต้นในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 18.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 9 ผลิตภัณฑ์

    Stratix® V FPGA
    Cyclone® IV FPGA
    Intel® Stratix® 10 FPGA และ SoC FPGA
    Cyclone® V FPGA และ SoC FPGA
    Intel® MAX® 10 FPGA
    Intel® Arria® 10 FPGA และ SoC FPGA
    Arria® V FPGA และ SoC FPGA
    Stratix® IV FPGA
    Arria® II FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้