ID บทความ: 000076648 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 06/07/2017

อะไรคือสาเหตุที่ทําให้การสอบเทียบล้มเหลวในลําดับเลขคี่ของอินเทอร์เฟซ DDR3 หรือ DDR4 หลายอันดับ

สิ่งแวดล้อม

    IP เอฟพีจีเอ Intel® Arria® 10 อินเทอร์เฟซหน่วยความจำภายนอก
    IP เอฟพีจีเอ Intel® Stratix® 10 อินเทอร์เฟซหน่วยความจำภายนอก
    IP เอฟพีจีเอ Intel® คอนโทรลเลอร์ DDR3 SDRAM พร้อม UniPHY
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

หากคุณพบว่าการสอบเทียบล้มเหลวเฉพาะในลําดับเลขคี่ของอินเทอร์เฟซ DDR3 หรือ DDR4 อาจเนื่องจากไม่ได้เปิดใช้งานการมิเรอร์แอดเดรสในพารามิเตอร์ IP อินเทอร์เฟซหน่วยความจําภายนอก

ความละเอียด

DIMM แบบหลายอันดับมักจะใช้คุณสมบัติที่เรียกว่าการทํามิเรอร์ที่อยู่บนลําดับเลขคี่เพื่อเพิ่มประสิทธิภาพเค้าโครง PCB ของสัญญาณแอดเดรส

ตรวจสอบตารางข้อมูล DIMM ของคุณ หรือติดต่อผู้ผลิต DIMM เพื่อตรวจสอบว่าเลย์เอาต์ DIMM PCB ใช้การทํามิเรอร์แอดเดรสและตั้งค่าพารามิเตอร์ IP อย่างถูกต้องหรือไม่

  • IP อินเทอร์เฟซหน่วยความจําภายนอก Arria® 10 และ IP อินเทอร์เฟซหน่วยความจําภายนอก Stratix® 10 : แท็บหน่วยความจํา > Topology > เปิดใช้งานการทํามิเรอร์แอดเดรสสําหรับอันดับที่แปลก
  • คอนโทรลเลอร์ DDR3 SDRAM พร้อม UniPHY : แท็บ พารามิเตอร์หน่วยความจํา > ตัวเลือกการเตรียมใช้งานหน่วยความจํา >ที่อยู่มิเรอร์: 1 ต่อชิปเลือก

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

Stratix® V FPGA
Intel® Stratix® 10 FPGA และ SoC FPGA
Arria® V GZ FPGA
Intel® Arria® 10 FPGA และ SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้