ID บทความ: 000076581 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 19/06/2020

ทําไมพอร์ตrx_am_lockในอีเธอร์เน็ต 25G Intel® FPGA IPต่ําเสมอเมื่อมีการกําหนดค่าช่องสัญญาณเป็น 10G

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® 25G Ethernet
  • 25G 50G Ethernet
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากสถาปัตยกรรมที่แตกต่างกันระหว่างโหมด 10G และ 25G ในIntel® FPGA IPอีเธอร์เน็ต 25G หลังจากกําหนดค่าช่องสัญญาณเป็น 10G แล้ว พอร์ต rx_am_lockไม่ทํางานเหมือนกับเมื่อ IP ทํางานในโหมด 25G

    rx_am_lockจะออกค่าคงที่ 0 เมื่อช่องสัญญาณเปลี่ยนจากโหมด 25G เป็น 10G

    ความละเอียด

    ปัญหานี้ยังไม่ได้รับการกําหนดเวลาให้แก้ไข

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

    Intel® Stratix® 10 SX SoC FPGA
    Intel® Stratix® 10 MX FPGA
    Intel® Stratix® 10 TX FPGA
    Intel® Stratix® 10 GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้