ปัญหา338064: ฉบับที่ 1, บทที่ 9 การลดความเสี่ยง SEU สําหรับอุปกรณ์ Arria® V, เวอร์ชั่น 2015.06.12
ในหน้า 9-8 ส่วนการกําหนดเวลาจะระบุดังนี้:
พิน CRC_ERROR จะถูกขับเคลื่อนต่ําเสมอในระหว่างการคํานวณ CRC โดยขั้นต่ําที่ 32 รอบสัญญาณนาฬิกา เมื่อเกิดข้อผิดพลาด พินจะถูกขับเคลื่อนสูงเมื่ออัปเดต EMR หรือรอบสัญญาณนาฬิกา 32 รอบแล้ว จะมีอายุการใช้งานนานเพียงใด ดังนั้นคุณสามารถเริ่มดึงเนื้อหาของ EMR ที่ขอบเพิ่มขึ้นของพิน CRC_ERROR พินจะยังคงสูงจนกว่าเฟรมปัจจุบันจะถูกอ่านแล้วขับเคลื่อนต่ําอีกครั้งโดยขั้นต่ําที่ 32 รอบสัญญาณนาฬิกา
แต่นี่ไม่ถูกต้อง ควรระบุดังนี้:
พิน CRC_ERROR จะถูกขับเคลื่อนต่ําเสมอในระหว่างการคํานวณ CRC เมื่อเกิดข้อผิดพลาด EDCRC Hard Block จะใช้ 32 รอบสัญญาณนาฬิกาเพื่ออัปเดต EMR พินจะถูกขับเคลื่อนสูงเมื่ออัปเดต EMR ดังนั้นคุณสามารถเริ่มดึงเนื้อหาของ EMR ที่ขอบเพิ่มขึ้นของพิน CRC_ERROR พินจะยังคงสูงจนกว่าเฟรมปัจจุบันจะถูกอ่านแล้วขับเคลื่อนต่ําอีกครั้งสําหรับรอบสัญญาณนาฬิกา 32 รอบ
รูปภาพที่ 9-5 states CRC Calculation (ขั้นต่ํา 32 รอบนาฬิกา) แต่ควรระบุการคํานวณ CRC (32 รอบนาฬิกา)
ปัญหา162661: การกําหนดค่า การรักษาความปลอดภัยการออกแบบ และการอัปเกรดระบบระยะไกลในอุปกรณ์ Arria V, เวอร์ชั่น 2013.6.11
หน้า 8-6 ระบุว่า "แรงดันไฟฟ้าการกําหนดค่าที่รองรับคือ 2.5, 3.0 และ 3.3 V สําหรับอุปกรณ์ Arria V ทั้งหมด ยกเว้นอุปกรณ์ Arria V GZ แรงดันไฟฟ้ากําหนดค่าที่รองรับสําหรับอุปกรณ์ Arria V GZ คือ 2.5 และ 3.3 V"
ซึ่งไม่ถูกต้อง Arriaอุปกรณ์ V GZ รองรับ 2.5 และ 3.0 V
ปัญหา 156379: เครือข่ายนาฬิกาและ PLL ในอุปกรณ์ Arria V, เวอร์ชั่น 2013.05.06
มีสัญลักษณ์แสดงหัวข้อย่อยสองปุ่มสําหรับข้อกําหนดเมื่อใช้การสลับนาฬิกาอัตโนมัติ สัญลักษณ์แรกไม่ถูกต้อง โดยระบุว่า:
"อินพุตสัญญาณนาฬิกาทั้งสองต้องทํางานอยู่"
วัตถุประสงค์ของการสลับนาฬิกาอัตโนมัติคือการสลับระหว่างนาฬิกาหากนาฬิกาหยุดทํางาน ข้อกําหนดที่แท้จริงคือต้องรันนาฬิกาทั้งสองเมื่อFPGAถูกปรับตั้งค่า สัญลักษณ์แสดงหัวข้อย่อยควรระบุว่า:
"อินพุตสัญญาณนาฬิกาทั้งสองต้องทํางานเมื่อกําหนดค่าFPGA"
ปัญหา137947: คุณสมบัติ I/O ในอุปกรณ์ Arria V, เวอร์ชั่น 2013.6.21
ตารางที่ 5-11 แสดงว่าสัญญาณอินพุต 3.3V ไม่ถูกรองรับเมื่อ VCCIO=2.5V ในการสนับสนุน MuliVolt I/O ตารางไม่ถูกต้องและ VCCIO 2.5V สามารถรองรับสัญญาณอินพุต 3.3V
ปัญหา140058: ตารางข้อมูลอุปกรณ์ Arria V เวอร์ชัน 3.3
ข้อมูลสําหรับอุปกรณ์เกรดความเร็ว -3 ขาดหายไป ตารางที่ 25. สําหรับอุปกรณ์เกรดความเร็ว -3 นั้นเหมือนกับอุปกรณ์เกรดความเร็ว -4
ปัญหา 87336: คุณสมบัติ I/O ในอุปกรณ์ Arria V, เวอร์ชัน 2012.12.04
ในตาราง 5.24 มาตรฐาน I/O ที่เลือกได้สําหรับ Rt OCT พร้อมการปรับเทียบแสดง Rt OCT ของ SSTL-15 Class I, Class II และ SSTL-15 (Ohms) คือ 20/25/30/40/50/60/120 ไม่ถูกต้อง ตารางจะได้รับการอัปเดตเพื่อแสดงดังนี้:
ควรแก้ไข Rt OCT ที่มีการปรับเทียบตามมาตรฐาน I/O ต่อไปนี้:
SSTL-15 Class I – 50 Ohms
SSTL-15 Class II – 50 โอห์ม
SSTL-15 – 20, 30, 40, 60, 120 โอห์ม
ปัญหาที่แก้ไข:
ฉบับที่ 41645: ข้อมูลพื้นฐานเกี่ยวกับอินเทอร์เฟซอุปกรณ์และการผนวกรวมสําหรับอุปกรณ์ Arria V เวอร์ชัน 1.2
บทนี้รวมอยู่ในคู่มืออุปกรณ์การอัปเดตรวมถึงการลบ 1.8V เป็นพาวเวอร์ซัพพลายที่ถูกต้องสําหรับการกําหนดค่าซีเรียล Active
ปัญหา 44730: คุณสมบัติ I/O ในอุปกรณ์ Arria V, เวอร์ชั่น 1.2
รองรับ OCT สําหรับเอาต์พุต LVCMOS 1.5V
ปัญหา 32735: คุณสมบัติ I/O ในอุปกรณ์ Arria V, เวอร์ชั่น 1.0
หมายเหตุ 2 สําหรับตารางที่ 5-4 อัปเดตเพื่อแนะนําให้ใช้ไดโอดยึดบนชิปเมื่อสัญญาณอินพุตเป็น 3.0V หรือ 3.3V
ปัญหา391244: คุณสมบัติ I/O ในอุปกรณ์ Arria V, เวอร์ชั่น 1.0
ตารางที่ 5-3 อัปเดตเพื่อแสดงความแข็งแกร่งในปัจจุบันที่รองรับ 3.3V LVCMOS คือ 2mA เท่านั้น
ปัญหา391245: คุณสมบัติ I/O ในอุปกรณ์ Arria V, เวอร์ชั่น 1.0
ตารางที่ 5-3 อัปเดตเพื่อแสดงจุดแข็งปัจจุบันที่รองรับสําหรับ 3.3V LVTTL คือ 4mA และ 8mA