ID บทความ: 000076491 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 22/04/2020

เหตุใดฉันจึงเห็นสัญญาณออกของความถี่เสียงไม่ถูกต้องจาก HDMI Intel® FPGA IP RX Core เมื่อเปิดใช้งานโหมด Fixed Rate Link (FRL)

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เนื่องจากปัญหากับคอร์ HDMI Intel® FPGA IP RX เอาต์พุตเสียงจะถูกตัดออกเมื่อเปิดใช้งานโหมด FRL

    นาฬิกาเสียงภายในจะถูกกู้คืนอย่างไม่ถูกต้องจากสัญญาณนาฬิกาเชื่อมโยงตามจํานวนพิกเซลต่อนาฬิกา(N) และค่า CTS ในโหมด FRL

    เสียงจะทํางานอย่างถูกต้องในโหมด Transition Minimized Differential Signaling (TMDS)

    ความละเอียด

    ไม่สามารถแก้ไขปัญหานี้ได้ในโหมด FRL หากเป็นไปได้ให้ใช้โหมด TMDS
    ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 20.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้