ส่งผลให้ HPS EMAC เหล่านี้สามารถFPGAเส้นทางจะไม่ถูกวิเคราะห์เวลา
ในการแก้ไขปัญหานี้ คุณควรสร้างการบ้านจากนาฬิกาต่อไปนี้ด้วยตนเอง:
สําหรับ EMAC0:
create_clock -name EMAC_TX_CLK -period 8.00 [get_keepers {*|fpga_interfaces|peripheral_emac0~phy_txclk0_cmrefclk.reg__nff}]
สําหรับ EMAC1:
create_clock -name EMAC_TX_CLK -period 8.00 [get_keepers {*|fpga_interfaces|peripheral_emac1~phy_txclk0_cmrefclk.reg__nff}]
ปัญหานี้ได้รับการกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Quartus II ในอนาคต