ID บทความ: 000076432 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 08/10/2015

ทําไม HPS EMAC Arria 10 ไปยังอินเทอร์เฟซFPGAจึงทํางานไม่ถูกต้องในฮาร์ดแวร์

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชั่น 15.0 Update 2 และก่อนหน้ามีการบ้านนาฬิกาที่ขาดหายไปสําหรับนาฬิกาที่ใช้ในการเปิดใช้งานข้อมูลจาก HPS EMAC Core ลงในแกนของFPGA
ส่งผลให้ HPS EMAC เหล่านี้สามารถFPGAเส้นทางจะไม่ถูกวิเคราะห์เวลา
ความละเอียด

ในการแก้ไขปัญหานี้ คุณควรสร้างการบ้านจากนาฬิกาต่อไปนี้ด้วยตนเอง:

สําหรับ EMAC0:

create_clock -name EMAC_TX_CLK -period 8.00 [get_keepers {*|fpga_interfaces|peripheral_emac0~phy_txclk0_cmrefclk.reg__nff}]

สําหรับ EMAC1:

create_clock -name EMAC_TX_CLK -period 8.00 [get_keepers {*|fpga_interfaces|peripheral_emac1~phy_txclk0_cmrefclk.reg__nff}]

ปัญหานี้ได้รับการกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Quartus II ในอนาคต

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

Intel® Arria® 10 SX SoC FPGA
Intel® Arria® 10 GX FPGA
Intel® Arria® 10 GT FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้