ID บทความ: 000076365 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 11/09/2012

คําเตือนที่สําคัญ: <corename>_if0_p0_pin_map.tcl: ไม่พบนาฬิกา PLL สําหรับพินล้มเหลวหาก0|p0|controller_phy_inst|memphy_top_inst|afi_half_clk_reg</corename>

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เมื่อคอมไพล์การออกแบบ DDR2 SDRAM หรือ DDR3 SDRAM UniPHY ในซอฟต์แวร์ Quartus® II เวอร์ชั่น 11.0 หรือ 11.0SP1 คุณอาจประสบกับคําเตือนที่สําคัญต่อไปนี้:

    คําเตือนที่สําคัญ: _if0_p0_pin_map.tcl: ไม่พบนาฬิกา PLL สําหรับพินหาก0|p0|controller_phy_inst|memphy_top_inst|afi_half_clk_reg

    คําเตือนที่สําคัญไม่เกิดขึ้นในการคอมไพล์ครั้งแรกของการออกแบบ แต่จะเกิดขึ้นในการคอมไพล์ในภายหลังทั้งหมด

    สาเหตุของปัญหาRAPID_RECOMPILE_MODEตั้งค่าเป็น เปิด ซึ่งทําให้ไม่สามารถเก็บรักษาafi_half_clk_regในการคอมไพล์ในภายหลัง

    ความละเอียด

    การแก้ไขปัญหาชั่วคราวคือการลบไดเรกทอรี db ก่อนที่การออกแบบจะถูกคอมไพล์ใหม่หรือปิดใช้งานการคอมไพล์ใหม่อย่างรวดเร็วในโครงการของคุณ

    ปัญหานี้จะได้รับการแก้ไขในซอฟต์แวร์ Quartus II เวอร์ชันในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

    Stratix® III FPGA
    Stratix® IV FPGA
    Stratix® IV GX FPGA
    Stratix® IV GT FPGA
    Stratix® IV E FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้