เมื่อคอมไพล์การออกแบบ DDR2 SDRAM หรือ DDR3 SDRAM UniPHY ในซอฟต์แวร์ Quartus® II เวอร์ชั่น 11.0 หรือ 11.0SP1 คุณอาจประสบกับคําเตือนที่สําคัญต่อไปนี้:
คําเตือนที่สําคัญ: _if0_p0_pin_map.tcl: ไม่พบนาฬิกา PLL สําหรับพินหาก0|p0|controller_phy_inst|memphy_top_inst|afi_half_clk_reg
คําเตือนที่สําคัญไม่เกิดขึ้นในการคอมไพล์ครั้งแรกของการออกแบบ แต่จะเกิดขึ้นในการคอมไพล์ในภายหลังทั้งหมด
สาเหตุของปัญหาRAPID_RECOMPILE_MODEตั้งค่าเป็น เปิด ซึ่งทําให้ไม่สามารถเก็บรักษาafi_half_clk_regในการคอมไพล์ในภายหลัง
การแก้ไขปัญหาชั่วคราวคือการลบไดเรกทอรี db ก่อนที่การออกแบบจะถูกคอมไพล์ใหม่หรือปิดใช้งานการคอมไพล์ใหม่อย่างรวดเร็วในโครงการของคุณ
ปัญหานี้จะได้รับการแก้ไขในซอฟต์แวร์ Quartus II เวอร์ชันในอนาคต