ID บทความ: 000076339 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/09/2012

ทําไมฉันจึงไม่สามารถใช้ Byte Enables สําหรับบล็อกหน่วยความจํา True Dual-Port M9K ที่กําหนดค่าในโหมดความกว้างของข้อมูลแบบผสม 32x8

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ไม่รองรับ Byte Enables ในการกําหนดค่านี้ เนื่องจากวิธีการนําหน่วยความจําไปใช้

ความกว้างของพอร์ตที่กว้างที่สุดที่รองรับในโหมด True Dual-Port สําหรับบล็อก M9K เดียวคือ x18  ซึ่งหมายความว่าหน่วยความจํา 32x8 บิตจะถูกนําไปใช้เป็นบล็อก M9K 16x4 บิตที่แยกต่างหากสองบล็อก  แม้ว่าในสถานการณ์นี้ แต่ละบล็อก M9K จะคงอัตราส่วน 4:1 ไว้ แต่ไม่รองรับการเปิดใช้งานไบต์กว้าง 4 บิต

ไบต์เปิดใช้งานได้รับการสนับสนุนสําหรับการกําหนดค่าหน่วยความจํา True Dual-Port เมื่อทั้งความกว้างของข้อมูล PortA และ PortB ของแต่ละบล็อกหน่วยความจํา M9K จะมีจํานวน 8 หรือ 9 บิต

ความละเอียด

N/A

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 8 ผลิตภัณฑ์

Cyclone® IV GX FPGA
Cyclone® IV E FPGA
Stratix® IV GX FPGA
Stratix® IV GT FPGA
Stratix® IV E FPGA
Stratix® III FPGA
Cyclone® III LS FPGA
Cyclone® III FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้