ID บทความ: 000076312 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 05/05/2021

ทําไมการละเมิดเวลาขั้นต่ําของรายงานเวลาในรายงานเวลาขั้นต่ําใน Intel® Arria® IP DSP จุดคงที่ 10 Native

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® Arria® 10 จุดตรึง Native DSP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    อาจพบการละเมิดระยะเวลาขั้นต่ําหากบล็อก DSP ไม่ได้ลงทะเบียนอย่างเต็มที่

     

     

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ ให้เปิดใช้งานอินพุต เอาต์พุต และการลงทะเบียนไปป์ไลน์โดยใช้ IP GUI เพื่อให้แน่ใจว่าตรงตามเวลาเมื่อใช้ IP DSP จุดตรึง Native Intel® Arria® 10

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้