ID บทความ: 000076247 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 05/05/2021

ฉันจะตั้งค่ารูปแบบวิดีโอที่แตกต่างกันในตัวอย่างการทดสอบเบ็นช์ SDI II Intel® FPGA IP ได้อย่างไร

สิ่งแวดล้อม

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ตามค่าเริ่มต้นใน testbench tb_top.v TEST_RECONFIG_SEQ ถูกตั้งค่าเป็น "ครึ่ง" รูปแบบวิดีโอจะได้รับการกําหนดค่าใหม่ตามลําดับของ 12GA-->6GB-->3GA-->HS-->SD

ซึ่งแสดงให้เห็นถึงตัวอย่างที่ยอดเยี่ยมของการกําหนดค่าใหม่ แต่ให้เวลาสั้นเกินไปในการส่งรายละเอียดรูปแบบข้อมูลวิดีโอสําหรับโหมด

 

 

ความละเอียด

ปรับเปลี่ยนพารามิเตอร์ TEST_RECONFIG_SEQ เพื่อตั้งค่ารูปแบบวิดีโอที่แตกต่างกันในการจําลอง

ตัวอย่างเช่น เปลี่ยนเป็น "12GA" เพื่อเรียกใช้การจําลองบิตสตรีมวิดีโอ 12G

พารามิเตอร์นี้รองรับหลายตัวเลือก "เต็ม" 'ครึ่ง' "12GA" ฯลฯ

โปรดดู tb_tasks.v สําหรับค่าพารามิเตอร์โดยละเอียด

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

Intel® Cyclone® 10 GX FPGA
Intel® Arria® 10 FPGA และ SoC FPGA
Intel® Stratix® 10 FPGA และ SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้