ใช่ เนื่องจากบักในซอฟต์แวร์ Quartus II เวอร์ชั่น 10.1SP1 และก่อนหน้า ช่อง 3 ของบล็อกตัวรับส่งสัญญาณอาจทํางานไม่ถูกต้องหลังจากการกําหนดค่าใหม่แบบไดนามิกในอุปกรณ์ IV GX Cyclone
อาการล้มเหลวได้แก่
- rx_freqlockedอาจติดอยู่ในสถานะ deasserted (ต่ํา) เมื่อใช้ CDR ในโหมด Automatic Lock
- ข้อผิดพลาดของข้อมูลตัวรับและ Rate Match FIFO ล้นหรือล้นเมื่อใช้งาน CDR ในโหมดล็อกด้วยตนเอง
- อาจพบข้อผิดพลาดของข้อมูลผู้รับและความถี่rx_clkoutที่ไม่ถูกต้องเมื่อใช้ CDR ในโหมดการล็อกด้วยตนเอง
- ตัวรับส่งสัญญาณ-FPGAสัญญาณนาฬิกาเอาต์พุตอินเตอร์เฟซ Fabric อาจไม่เปิดปิด
การกําหนดค่าตัวรับส่งสัญญาณที่ได้รับผลกระทบในซอฟต์แวร์ Quartus II เวอร์ชั่น 10.1SP1 และก่อนหน้ามีรายละเอียดด้านล่าง
รายละเอียดการกําหนดค่า 1 ด้านล่างอาจแสดงอาการล้มเหลว 1, 2 หรือ 3
- ใช้โหมดการกําหนดค่าช่องสัญญาณใหม่ และ
- ช่อง 3 และช่อง 0 ในบล็อกตัวรับส่งสัญญาณเดียวกันจะถูกสร้างอินสแตนซ์ใหม่ในอินสแตนซ์ ALTGX เดียว และ
- PLL ด้านล่างกําลังตอกบัตรอินสแตนซ์ ALTGX เดียวและ PLL ด้านบนกําลังตอกบัตรวงจรอื่นๆ
รายละเอียดการกําหนดค่า 2 ด้านล่างอาจแสดงอาการล้มเหลว 4
- ใช้โหมดการกําหนดค่าช่องสัญญาณใหม่ และ
- ช่อง 3 และช่องสัญญาณอื่นๆ ในบล็อกตัวรับส่งสัญญาณเดียวกันจะถูกสร้างอินสแตนซ์ใหม่ในอินสแตนซ์ ALTGX เดียว และ
- PLL ชั้นนํากําลังตอกบัตรอินสแตนซ์ ALTGX เดียว
ในการแก้ไขปัญหานี้ ให้ติดตั้งโปรแกรมแก้ไขที่เหมาะสม สร้างaltgx_reconfig MegaWizard ใหม่และทําการคอมไพล์การออกแบบใหม่อย่างสมบูรณ์
Patch 0.36 สําหรับซอฟต์แวร์ Quartus II เวอร์ชั่น 10.1
- โปรแกรมปรับปรุงพีซี 0.36 สําหรับซอฟต์แวร์ Quartus II เวอร์ชั่น 10.1
- Linux patch 0.36 สําหรับซอฟต์แวร์ Quartus II เวอร์ชั่น 10.1
- ไฟล์ Readme สําหรับโปรแกรมแก้ไข 0.36 สําหรับซอฟต์แวร์ Quartus II เวอร์ชั่น 10.1
Patch 1.03 สําหรับซอฟต์แวร์ Quartus II เวอร์ชั่น 10.1SP1
- แพทช์พีซี 1.03 สําหรับซอฟต์แวร์ Quartus II เวอร์ชั่น 10.1SP1
- Linux patch 1.03 สําหรับซอฟต์แวร์ Quartus II เวอร์ชั่น 10.1SP1
- ไฟล์ Readme สําหรับโปรแกรมแก้ไข 1.03 สําหรับซอฟต์แวร์ Quartus II เวอร์ชั่น 10.1SP1
ปัญหานี้จะได้รับการแก้ไขในซอฟต์แวร์ Quartus II เวอร์ชันในอนาคต