ID บทความ: 000076029 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 20/03/2014

ข้อผิดพลาด (11802): ไม่สามารถใส่การออกแบบในอุปกรณ์ได้

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    คุณอาจพบข้อผิดพลาดพอดีต่อไปนี้เมื่อคอมไพล์การออกแบบคอนโทรลเลอร์หน่วยความจําฮาร์ด DDR3 16 บิตในอุปกรณ์ Cyclone® V A5 ที่มีซอฟต์แวร์ Quartus II เวอร์ชั่น 13.1:

    ข้อผิดพลาด (11802): ไม่สามารถใส่การออกแบบในอุปกรณ์ได้

    ข้อมูล (169186): พินกลุ่มต่อไปนี้มีการควบคุมการยกเลิกการใช้งานบนชิปแบบไดนามิกเดียวกัน

    Info (169185): พินต่อไปนี้มีการควบคุมการยกเลิกการทํางานบนชิปแบบไดนามิกเดียวกัน: |altdq_dqs2_acv_connect_to_hard_phy_cyclonev:altdq_dqs2_inst|delayed_oct
    ข้อมูล (169066): พิมพ์พินสองทิศทางmem_dqใช้มาตรฐาน SSTL-15 Class I/O

    ความละเอียด

    โปรดติดต่อ Altera mySupport หากคุณต้องการแพตช์สําหรับซอฟต์แวร์ Quartus II เวอร์ชั่น 13.1

    ปัญหานี้จะได้รับการแก้ไขในซอฟต์แวร์ Quartus® II เวอร์ชันในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 6 ผลิตภัณฑ์

    Cyclone® V GX FPGA
    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V E FPGA
    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้