ID บทความ: 000075968 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 25/03/2015

ทําไมฉันจึงได้รับข้อผิดพลาดต่อไปนี้เมื่อพิน PERST ของ Stratix® V Hard IP สําหรับมาตรฐาน PCI Express I/O ถูกตั้งค่าเป็น 1.5V ในซอฟต์แวร์ Quartus® II v14.1

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ข้อผิดพลาด (169029): พิน pin_perst เข้ากันไม่ได้กับ I/O bank 3B

    พินใช้มาตรฐาน I/O 2.5 V ซึ่งมีข้อกําหนด VCCIO ที่เข้ากันไม่ได้กับการตั้งค่า VCCIO ของธนาคารนั้นหรือพินอื่นๆ ที่ใช้ VCCIO 1.5V

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II v14.1 การตรวจสอบมาตรฐาน I/O มีข้อจํากัดมากเกินไป

    ความละเอียด

    การแก้ไขปัญหานี้ในซอฟต์แวร์ Quartus II v14.1

    1. ลบ การกําหนดตําแหน่งของ pin_perst ออก
    2. เพิ่ม ไฟล์ quartus.ini ในไดเรกทอรีโครงการของคุณด้วย: dft_skip_oct_vccn_check = เปิด

    ไม่มีแผนแก้ไข

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Stratix® V FPGA
    เอฟพีจีเอ Intel® ชุดพัฒนา

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้