ID บทความ: 000075928 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 15/12/2014

การมอบหมายพิน PLLCLKOUT ด้วยตนเองสําหรับอุปกรณ์ MAX 10 มีข้อผิดพลาด

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ในซอฟต์แวร์ Quartus® II เวอร์ชั่น 14.0 อัปเดต 2 การกําหนดพิน PLLCLKOUT ด้วยตนเองสําหรับอุปกรณ์ MAX® 10 จะถูกสร้างขึ้น ข้อผิดพลาดต่อไปนี้ใน Fitter:

    Error (176138): Can't place differential I/O pins and/or associated SERDES transmitters or receivers -- location assignments are illegal

    Error (176150): Pin "<ชื่อพิน>" with LVDS I/O standard must be driven by the external clock output of an enhanced PLL

    พิน PLLCLKOUT สามารถใช้เป็นพิน I/O อเนกประสงค์ สําหรับอุปกรณ์ MAX 10 แต่ตัวเลือกนี้จะไม่โดยอัตโนมัติในขณะนี้ สนับสนุนโดย Fitter

    ความละเอียด

    ไม่มีวิธีแก้ไขปัญหา ปัญหานี้จะได้รับการแก้ไขในอนาคต การเปิดตัวซอฟต์แวร์ Quartus II

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    MAX® II CPLD

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้